注意:此页面搜索的是所有试题
国家开放大学微机控制与接口技术
若AX=0008H,BX=0003H,执行指令CMP AX,BX后,AX一般的内容为( )。
A.0005H
B.FFFBH
C.0003H
D.0008H
BCD码是( )。
A.二进制数
B.十进制数
C.十六进制数
D.二进制编码表示的十进制数
执行PUSH AX和POP BX两条指令也相当于执行( )指令。
A.MOV BX,AX
B.MOV AX,BX
C.XCHG AX,BX
下列寻址方式一般,段超越前缀不可省略是 B 。
A.DS:[ BX+SI ]
B.DS:[ BP+DI ]
C.SS:[ BP ]
D.DS:[ DI ]
重复前缀“REPZ”的重复条件是( )。
A.(CX)≠0 同时CF=1
B.(CX)≠0 同时ZF=1
C.(CX)≠0 同时ZF=0
D.(CX)≠0 同时CF=0
在8253的6种工作方式一般,能够自动重复工作的两种方式( )。
A.方式1,方式2
B.方式2,方式3
C.方式2,方式4
D.方式3,方式5
对可编程接口芯片8253的3个计数通道的编程顺序是( )。
A.完全随机的,但必须设置好一个计数通道后再设置另一个计数通道
B.完全固定的,从计数通道0到计数通道2
C.完全随机的,但必须先写入方式控制字
D.完全随机的,但必须先预置计数初值
用1024×1位RAM芯片设计一个128KB的存储器系统,问需要( )片芯片组成。
A.1024
B.2048
C.128
D.256
8086 CPU响应外部一般断NMI和INTR时,相同的必要条件是( )。
A.允许一般断
B.当前指令执行结束
C.总线空闲
D.当前访问内存操作结束
8086CPU访问I/O设备,实际上是访问( )。
A.端口
B.接口
C.总线
现有4K×8位的RAM芯片,它所具有的地址线条数应是( )条。
A.12
B.13
C.11
D.10
能够用来间接寻址的寄存器只能是( )之一。
A.BX、BP、SP、DX
B.BX、BP、SI、DI
C.BX、BP、SP、IP
在立即寻址方式一般,立即数放在( )一般。
A.数据段
B.代码段
C.附加段
D.堆栈段
8086CPU系统主存储器以( )为单位编址。
A.字节
B.字
C.双字
D.八字节
当RESET信号进入高电平状态时,将使8086CPU的( )寄存器初始化为FFFFH。
A.SS
B.DS
C.ES
D.CS
A.0005H
B.FFFBH
C.0003H
D.0008H
BCD码是( )。
A.二进制数
B.十进制数
C.十六进制数
D.二进制编码表示的十进制数
执行PUSH AX和POP BX两条指令也相当于执行( )指令。
A.MOV BX,AX
B.MOV AX,BX
C.XCHG AX,BX
下列寻址方式一般,段超越前缀不可省略是 B 。
A.DS:[ BX+SI ]
B.DS:[ BP+DI ]
C.SS:[ BP ]
D.DS:[ DI ]
重复前缀“REPZ”的重复条件是( )。
A.(CX)≠0 同时CF=1
B.(CX)≠0 同时ZF=1
C.(CX)≠0 同时ZF=0
D.(CX)≠0 同时CF=0
在8253的6种工作方式一般,能够自动重复工作的两种方式( )。
A.方式1,方式2
B.方式2,方式3
C.方式2,方式4
D.方式3,方式5
对可编程接口芯片8253的3个计数通道的编程顺序是( )。
A.完全随机的,但必须设置好一个计数通道后再设置另一个计数通道
B.完全固定的,从计数通道0到计数通道2
C.完全随机的,但必须先写入方式控制字
D.完全随机的,但必须先预置计数初值
用1024×1位RAM芯片设计一个128KB的存储器系统,问需要( )片芯片组成。
A.1024
B.2048
C.128
D.256
8086 CPU响应外部一般断NMI和INTR时,相同的必要条件是( )。
A.允许一般断
B.当前指令执行结束
C.总线空闲
D.当前访问内存操作结束
8086CPU访问I/O设备,实际上是访问( )。
A.端口
B.接口
C.总线
现有4K×8位的RAM芯片,它所具有的地址线条数应是( )条。
A.12
B.13
C.11
D.10
能够用来间接寻址的寄存器只能是( )之一。
A.BX、BP、SP、DX
B.BX、BP、SI、DI
C.BX、BP、SP、IP
在立即寻址方式一般,立即数放在( )一般。
A.数据段
B.代码段
C.附加段
D.堆栈段
8086CPU系统主存储器以( )为单位编址。
A.字节
B.字
C.双字
D.八字节
当RESET信号进入高电平状态时,将使8086CPU的( )寄存器初始化为FFFFH。
A.SS
B.DS
C.ES
D.CS