注意:此页面搜索的是所有试题
河南工业职业技术学院EDA
在下面对综合的描述中,___是错误的。
A.综合就是将电路的高级语言转化成低级的,可与FPGA/CPLD的基本结构相映射的网表文件
B.综合可理解为,将软件描述与给定的硬件结构用电路网表文件表示的映射过程,并且这种映射关系不是唯一的
C.为实现系统的速度、面积、性能的要求,需要对综合加以约束,称为综合约束
D.综合是纯软件的转换过程,与器件硬件结构无关

嵌套使用IF语句,其综合结果可实现
A.带优先级且条件相与的逻辑电路
B.条件相或的逻辑电路
C.三态控制电路;
D.双向控制电路

在一个VHDL设计中Idata是一个信号,数据类型为std_logic_vector,试指出下面__赋值语句是错误的。
A.idata="00001111"
B.data=B"0000_1111
C.idata=X"AB"
D.idata=B"21"

执行QuartusⅡ的 命令,可以在底层设计时创建各模块元件的图形符号
A.强未知的
B.强
C.强
D.高阻态

对CPLD结构与工作原理的描述中,正确的是
A.CPLD即是现场可编程逻辑器件的英文简称;
B.CPLD是基于查找表结构的可编程逻辑器件
C.早期的CPLD是从GAL的结构扩展而来
D.在Altera公司生产的器件中,FLEX10K系列属CPLD结构

对CPLD结构与工作原理的描述中,正确的是
A.CPLD即是现场可编程逻辑器件的英文简称
B.CPLD是基于查找表结构的可编程逻辑器件
C.早期的CPLD是从GAL的结构扩展而来
D.在Altera公司生产的器件中,FLEX10K系列属CPLD结构

在下面对综合的描述中,___是错误的
A.综合就是将电路的高级语言转化成低级的,可与FPGA/CPLD的基本结构相映射的网表文件
B.综合可理解为,将软件描述与给定的硬件结构用电路网表文件表示的映射过程,并且这种映射关系不是唯一的
C.综合可理解为,将软件描述与给定的硬件结构用电路网表文件表示的映射过程,并且这种映射关系不是唯一的
D.综合是纯软件的转换过程,与器件硬件结构无关

嵌套使用IF语句,其综合结果可实现
A.带优先级且条件相与的逻辑电路
B.条件相或的逻辑电路
C.三态控制电路
D.双向控制电路

在一个VHDL设计中Idata是一个信号,数据类型为std_logic_vector,试指出下面_D_赋值语句是错误的
A.idata="00001111"
B.idata=B"0000_1111"
C.idata=X"AB"
D.idata=B"21"

执行QuartusⅡ的 命令,可以在底层设计时创建各模块元件的图形符号
A.Create Default Symbol B.Simulator C.Compiler D.Timing Analyzer 6.在IEEE预定义的标准逻辑位数据中.Z.表示D
B.强
C.强
D.高阻态

在下列操作中,最高优先级的运算操作符是
A.NAND
B.OR
C.NOT
D.XOR

QuartusⅡ的图形设计文件类型是
A.scf
B.bdf
C.vhd
D.v

不完整条件语句,其综合结果可实现
A.时序逻辑电路
B.组合逻辑电路
C.双向电路
D.三态控制电路

在VHDL中为目标变量赋值符号为
A.=
B.=
C.:=
D.=:

进程中对变量进行赋值,其更新是
A.立即完成
B.按顺序完成
C.在进程的最后完成
D.都不对