注意:此页面搜索的是所有试题
河南理工大学-数字电子技术
以下代码中为无权码的为()
A.8421BCD码
B.2421BCD码
C.5211BCD码
D.格雷码
逻辑函数Y=(A’+D)(AC+BC’)’+ABD’的Y’是() A.(AD’+(A’+C’)(B’+C))(A’+B’+D) B.(AD’+((A’+C’)(B’+C))’)(A’+B’+D) C.AD’+(A’+C’)(B’+C)(A’+B’+D) D.AD’+((A’+C’)(B’+C))’(A’+B’+D)
下列说法不正确的是() A.时序电路与组合电路具有不同的特点,因此其分析方法和设计方法也不同 B.时序电路任意时刻的状态和输出均可表示为输入变量和电路原来状态的逻辑函数 C.用包含输出与输入逻辑关系的函数式不可以完整地描述时序电路的逻辑功能 D.用包含输出与输入逻辑关系的函数式可以完整地描述时序电路的逻辑功能
17的8位二进制原码是() A.11110001 B.11101111 C.1101111 D.10001
一个同步时序逻辑电路不可用()三组函数表达式描述 A.最小项之和、最大项之积和最简与或式 B.逻辑图、真值表和逻辑式 C.输出方程、驱动方程和状态方程 D.输出方程、特性方程和状态方程
下列描述正确的是() A.EEPROM具有数据长期保存的功能且比EPROM在数据改写上更方便 B.DAC的含义是数-模转换、ADC的含义是模数转换 C.积分型单稳触发器电路只有一个状态 D.上面描述至少有一个不正确
下列说法正确的是() A.当高电平表示逻辑0、低电平表示逻辑1时称为正逻辑 B.三态门输出端有可能出现三种状态(高阻态、高电平、低电平) C.OC门输出端直接连接可以实现正逻辑的线与运算 D.集电极开路的门称为OC门
以下正确的是() A.数字比较器可以比较数字大小 B.半加器可实现两个一位二进制数相加 C.编码器可分为普通全加器和优先编码器 D.上面描述至少有一个不正确
下列描述正确的是() A.触发器具有两种状态,当Q=1时触发器处于1态 B.时序电路必然存在状态循环 C.异步时序电路的响应速度要比同步时序电路的响应速度慢 D.主从JK触发器具有一次变化现象
(1010.111)2的等值八进制数是() A.10.7 B.12.7 C.12.5 D.10.5
一位十六进制数可以用()位二进制数来表示 A.1 B.2 C.4 D.16
TTL同或门和CMOS同或门比较,它们的逻辑功能一样吗?() A.一样 B.不一样 C.有时一样,有时不一样 D.不确定
下列说法不正确的是() A.同步时序电路中,所有触发器状态的变化都是同时发生的 B.异步时序电路的响应速度与同步时序电路的响应速度完全相同 C.异步时序电路的响应速度比同步时序电路的响应速度慢 D.异步时序电路中,触发器状态的变化不是同时发生的
3线—8线译码器74HC138,当片选信号S1S2′S3′为()时,芯片被选通 A.10 B.100 C.1 D.101
已知ABABBAYY,下列结果错误的是() A.Y=A B.Y=B C.ABYYY D.Y=1
逻辑函数Y=(A’+D)(AC+BC’)’+ABD’的Y’是() A.(AD’+(A’+C’)(B’+C))(A’+B’+D) B.(AD’+((A’+C’)(B’+C))’)(A’+B’+D) C.AD’+(A’+C’)(B’+C)(A’+B’+D) D.AD’+((A’+C’)(B’+C))’(A’+B’+D)
下列说法不正确的是() A.时序电路与组合电路具有不同的特点,因此其分析方法和设计方法也不同 B.时序电路任意时刻的状态和输出均可表示为输入变量和电路原来状态的逻辑函数 C.用包含输出与输入逻辑关系的函数式不可以完整地描述时序电路的逻辑功能 D.用包含输出与输入逻辑关系的函数式可以完整地描述时序电路的逻辑功能
17的8位二进制原码是() A.11110001 B.11101111 C.1101111 D.10001
一个同步时序逻辑电路不可用()三组函数表达式描述 A.最小项之和、最大项之积和最简与或式 B.逻辑图、真值表和逻辑式 C.输出方程、驱动方程和状态方程 D.输出方程、特性方程和状态方程
下列描述正确的是() A.EEPROM具有数据长期保存的功能且比EPROM在数据改写上更方便 B.DAC的含义是数-模转换、ADC的含义是模数转换 C.积分型单稳触发器电路只有一个状态 D.上面描述至少有一个不正确
下列说法正确的是() A.当高电平表示逻辑0、低电平表示逻辑1时称为正逻辑 B.三态门输出端有可能出现三种状态(高阻态、高电平、低电平) C.OC门输出端直接连接可以实现正逻辑的线与运算 D.集电极开路的门称为OC门
以下正确的是() A.数字比较器可以比较数字大小 B.半加器可实现两个一位二进制数相加 C.编码器可分为普通全加器和优先编码器 D.上面描述至少有一个不正确
下列描述正确的是() A.触发器具有两种状态,当Q=1时触发器处于1态 B.时序电路必然存在状态循环 C.异步时序电路的响应速度要比同步时序电路的响应速度慢 D.主从JK触发器具有一次变化现象
(1010.111)2的等值八进制数是() A.10.7 B.12.7 C.12.5 D.10.5
一位十六进制数可以用()位二进制数来表示 A.1 B.2 C.4 D.16
TTL同或门和CMOS同或门比较,它们的逻辑功能一样吗?() A.一样 B.不一样 C.有时一样,有时不一样 D.不确定
下列说法不正确的是() A.同步时序电路中,所有触发器状态的变化都是同时发生的 B.异步时序电路的响应速度与同步时序电路的响应速度完全相同 C.异步时序电路的响应速度比同步时序电路的响应速度慢 D.异步时序电路中,触发器状态的变化不是同时发生的
3线—8线译码器74HC138,当片选信号S1S2′S3′为()时,芯片被选通 A.10 B.100 C.1 D.101
已知ABABBAYY,下列结果错误的是() A.Y=A B.Y=B C.ABYYY D.Y=1