注意:此页面搜索的是所有试题
西安交通大学——数字电子技术
已知二输入逻辑门的输入A、B和输出F的波形如下图所示,这是哪种逻辑门的波形?( C )
以下可编程逻辑器件中,集成密度最高的是( D )。
译码器的任务是( A )。
用1M×4的DRAM芯片通过( A )扩展可以获得4M×8的存储器。
用不同数制的数字来表示2004,位数最少的是( A )。
用不同数制的数字来表示2007,位数最少的是( D )。
用卡诺图化简具有无关项的逻辑函数时,若用圈1法,在包围圈内的′是按 处理;在包围圈外的′是按 处理。( B )
用原码输出的译码器实现多输出逻辑函数,需要增加若干个( C )。
与4位串行进位加法器比较,使用超前进位全加器的目的是( C )。
与倒T型电阻网络DAC相比,权电流网络D/A转换器的主要优点是消除了( B )对转换精度的影响。
欲把36kHz的脉冲信号变为1Hz的脉冲信号,若采用10进制集成计数器,则各级的分频系数为( B )。
欲把并行数据转换成串行数据,可用( C )。
欲在一串幅度不等的脉冲信号中,剔除幅度不够大的脉冲,可用( A )电路。
欲增加集成单稳电路的延迟时间tW,可以( C )。
在( C )端加可变电压,可使555多谐振荡器输出调频波。
以下可编程逻辑器件中,集成密度最高的是( D )。
译码器的任务是( A )。
用1M×4的DRAM芯片通过( A )扩展可以获得4M×8的存储器。
用不同数制的数字来表示2004,位数最少的是( A )。
用不同数制的数字来表示2007,位数最少的是( D )。
用卡诺图化简具有无关项的逻辑函数时,若用圈1法,在包围圈内的′是按 处理;在包围圈外的′是按 处理。( B )
用原码输出的译码器实现多输出逻辑函数,需要增加若干个( C )。
与4位串行进位加法器比较,使用超前进位全加器的目的是( C )。
与倒T型电阻网络DAC相比,权电流网络D/A转换器的主要优点是消除了( B )对转换精度的影响。
欲把36kHz的脉冲信号变为1Hz的脉冲信号,若采用10进制集成计数器,则各级的分频系数为( B )。
欲把并行数据转换成串行数据,可用( C )。
欲在一串幅度不等的脉冲信号中,剔除幅度不够大的脉冲,可用( A )电路。
欲增加集成单稳电路的延迟时间tW,可以( C )。
在( C )端加可变电压,可使555多谐振荡器输出调频波。