注意:此页面搜索的是所有试题
西安交通大学——数字电子技术
施密特触发器有两个稳态。
数字电路中,化简逻辑函数的目的是为了所设计的逻辑电路更简单,更经济,而且其功能不变。
所有的触发器都存在空翻现象。
为实现将JK触发器转换为D触发器,应使J=D,K=D。
五进制计数器的有效状态为五个。
一个N位逐次逼近型A/D转换器完成一次转换要进行N次比较,需要N+2个时钟脉冲。
一个RAM有10根地址线,有4根数据线,存储容量是4K×4。
已知逻辑A+B=A+C,则B=C。
已知逻辑AB=AC,则B=C。
译码器哪个输出信号有效取决于译码器的地址输入信号。
因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。
优先编码器只对同时输入的信号中的优先级别最高的一个信号编码。
约束项就是逻辑函数中不允许出现的变量取值组合,用卡诺图化简时,可将约束项当作1,也可当作 0。
在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。
正“与非”门也就是负“或非”门。
数字电路中,化简逻辑函数的目的是为了所设计的逻辑电路更简单,更经济,而且其功能不变。
所有的触发器都存在空翻现象。
为实现将JK触发器转换为D触发器,应使J=D,K=D。
五进制计数器的有效状态为五个。
一个N位逐次逼近型A/D转换器完成一次转换要进行N次比较,需要N+2个时钟脉冲。
一个RAM有10根地址线,有4根数据线,存储容量是4K×4。
已知逻辑A+B=A+C,则B=C。
已知逻辑AB=AC,则B=C。
译码器哪个输出信号有效取决于译码器的地址输入信号。
因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。
优先编码器只对同时输入的信号中的优先级别最高的一个信号编码。
约束项就是逻辑函数中不允许出现的变量取值组合,用卡诺图化简时,可将约束项当作1,也可当作 0。
在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。
正“与非”门也就是负“或非”门。