注意:此页面搜索的是所有试题
河南工业大学计算机组成原理
用 PV 操作实现进程互斥进入相关临界区时,要求
用一个信号量S与一组相关临界区联系起来
任何进程在进入临界区前应调用 P 操作
进程退出临界区进调用 V操作来释放一个等待信号量 S的进程
一个等待信号量 S 的进程被释放后便可以进入它的临界区
一个等待信号量S的进程被释放后应再调用 P 操作后才能进入它的临界区
理解计算机的概念,应从以下几个方面 A、以电子器件为物质基础,即研究的对象是电子数字计算机 B、不需要人的直接干预,说明具有自动化能力,其前提是存储程序 C、处理各种数字化信息,计算机以二进制编码作为数字化编码及运算的基础、具有算逻运算能力,基本运算操作是算术和逻辑运算 D、计算机是快速工具主要取决于两个因素:一是电子器件,二是存储程序
现有 3 个作业 J1.J2.J3, 分别被装到地址以 a, b , c(a A、J1下移1k B、J2下移1k C、J3下移1k D、2上移1k E、J3上移1k
海明校验码的编码规则有哪些? A、校验位与数据位之和为m,每个校验位Pi在海明码中被分在位号2N-1的位置上,其余各位为数据位,并按从低向高逐位依次排列的关系分配各数据位 B、校验位与数据位之和为m,每个校验位Pi在海明码中被分在位号2N-1的位置上,其余各位为数据位,并按从低向高逐位依次排列的关系分配各数据位 C、校验位与数据位之和为m,每个校验位Pi在海明码中被分在位号2Ni+1的位置上,其余各位为数据位,并按从低向高逐位依次排列的关系分配各数据位 D、校验位与数据位之和为m,每个校验位Pi在海明码中被分在位号2Ni+1的位置上,其余各位为数据位,并按从低向高逐位依次排列的关系分配各数据位
浮点加减运算的运算步骤有哪些? A、对阶 B、求和 C、规格化 D、舍入 E、溢出判断
总线技术的发展是和 CPU 技术的发展紧密相连的 , CPU的速度提高后 , 总线的数据传输率如果不随之提高 , 势必妨碍整机性能的提高
微程序设计的字段直接编译原则是:同时出现在一条微指令中的微命令放在不同的字段里 , 而分时出现的微命令放在同一个字段里
微处理器可以用来做微型 计算机的CPU
当 CPU 要访问数据时 , 它先访问虚存 , 之后再访问主存
当 CPU 在执行指令时 , CPU 与 DMA 控制器同时提出了对主存访问的要求 , 这是应首先满足 CPU的要求 , 以免指令执行发生错误 , 而 DMA 传送数据是可等待的
存储芯片的价格取决于芯片的容量和速度
外围设备一旦申请中断 , 立刻能得到 CPU的响应
在计算机系统中 , 所有的数据传送都必须由 CPU 控制实现
在计算机的指令系统中 , 真正必需的指令种类并不多 , 很多指令都是为了提高机器速度和便于编程而引入 地
在计算机的总线中 , 地址信息、数据信息和控制信息不能同时出现在总线上
理解计算机的概念,应从以下几个方面 A、以电子器件为物质基础,即研究的对象是电子数字计算机 B、不需要人的直接干预,说明具有自动化能力,其前提是存储程序 C、处理各种数字化信息,计算机以二进制编码作为数字化编码及运算的基础、具有算逻运算能力,基本运算操作是算术和逻辑运算 D、计算机是快速工具主要取决于两个因素:一是电子器件,二是存储程序
现有 3 个作业 J1.J2.J3, 分别被装到地址以 a, b , c(a A、J1下移1k B、J2下移1k C、J3下移1k D、2上移1k E、J3上移1k
海明校验码的编码规则有哪些? A、校验位与数据位之和为m,每个校验位Pi在海明码中被分在位号2N-1的位置上,其余各位为数据位,并按从低向高逐位依次排列的关系分配各数据位 B、校验位与数据位之和为m,每个校验位Pi在海明码中被分在位号2N-1的位置上,其余各位为数据位,并按从低向高逐位依次排列的关系分配各数据位 C、校验位与数据位之和为m,每个校验位Pi在海明码中被分在位号2Ni+1的位置上,其余各位为数据位,并按从低向高逐位依次排列的关系分配各数据位 D、校验位与数据位之和为m,每个校验位Pi在海明码中被分在位号2Ni+1的位置上,其余各位为数据位,并按从低向高逐位依次排列的关系分配各数据位
浮点加减运算的运算步骤有哪些? A、对阶 B、求和 C、规格化 D、舍入 E、溢出判断
总线技术的发展是和 CPU 技术的发展紧密相连的 , CPU的速度提高后 , 总线的数据传输率如果不随之提高 , 势必妨碍整机性能的提高
微程序设计的字段直接编译原则是:同时出现在一条微指令中的微命令放在不同的字段里 , 而分时出现的微命令放在同一个字段里
微处理器可以用来做微型 计算机的CPU
当 CPU 要访问数据时 , 它先访问虚存 , 之后再访问主存
当 CPU 在执行指令时 , CPU 与 DMA 控制器同时提出了对主存访问的要求 , 这是应首先满足 CPU的要求 , 以免指令执行发生错误 , 而 DMA 传送数据是可等待的
存储芯片的价格取决于芯片的容量和速度
外围设备一旦申请中断 , 立刻能得到 CPU的响应
在计算机系统中 , 所有的数据传送都必须由 CPU 控制实现
在计算机的指令系统中 , 真正必需的指令种类并不多 , 很多指令都是为了提高机器速度和便于编程而引入 地
在计算机的总线中 , 地址信息、数据信息和控制信息不能同时出现在总线上