注意:此页面搜索的是所有试题
西安交通大学——数字逻辑电路
采用边沿触发器是为了防止空翻。
触发器有两个稳定状态,一个是现态,一个是次态。
当传送十进制数5时,在8421奇校验码的校验位上值应为1。
对任意一个最小项,只有一组变量取值使得它的值为1.
方波的占空比为0.5。
格雷码是一种可以发现一位单错的可靠性编码。
计数器的模是指对输入的计数脉冲的个数。
简单PLD是由与阵列和或阵列构成的。
逻辑变量的取值,1比0大。
逻辑变量取值的0和1表示事物相互独立而又联系的两个方面。
任意的两个最小项之积恒为0。
若两个函数具有不同的真值表,则两个逻辑函数必然不相等。
十进制转换为二进制的时候,整数部分和小数部分都要采用除2取余法。
十六路数据选择器的地址输入端有四个。
时序电路不含有记忆功能的器件。
触发器有两个稳定状态,一个是现态,一个是次态。
当传送十进制数5时,在8421奇校验码的校验位上值应为1。
对任意一个最小项,只有一组变量取值使得它的值为1.
方波的占空比为0.5。
格雷码是一种可以发现一位单错的可靠性编码。
计数器的模是指对输入的计数脉冲的个数。
简单PLD是由与阵列和或阵列构成的。
逻辑变量的取值,1比0大。
逻辑变量取值的0和1表示事物相互独立而又联系的两个方面。
任意的两个最小项之积恒为0。
若两个函数具有不同的真值表,则两个逻辑函数必然不相等。
十进制转换为二进制的时候,整数部分和小数部分都要采用除2取余法。
十六路数据选择器的地址输入端有四个。
时序电路不含有记忆功能的器件。