注意:此页面搜索的是所有试题
兰州工业学院数字电子技术
要使用DAC0832实现数模转换,获得电压模拟量,必须外接集成运算放大器。且转换精度与集成运算放大器有关。( )
D/A转换器的位数越多,能够分辨的最小输出电压变化量就越小。( )
若构成时序逻辑电路的触发器的时钟信号不是同一外部时钟信号,那么这个电路就是异步时序逻辑电路。
时序逻辑电路的分析是指,给定一个时序逻辑电路的逻辑原理图,通过分析说明它实现的逻辑功能。
分析给定的时序逻辑电路时,( )可以用来表示时序逻辑电路中各个触发器次态与现态间的关系。 A、 状态表 B、 状态图 C、 时序图 D、 特性方程
分析给定的时序逻辑电路时,( )描述时序逻辑电路中各个触发器次态与现态间的关系。 A、 驱动方程 B、 时钟方程 C、 特性方程 D、 状态方程
Mealy型时序逻辑电路的输出与输入和触发器状态两者有关,而Moore型时序逻辑电路仅与触发器的状态有关。
边沿D触发器和边沿JK触发器都可以作为时序逻辑电路的存储单元。
同步时序电路是逻辑电路的存储单元使用同一种类型的触发器。
时序逻辑电路在逻辑功能上具有的特点是:任意时刻电路的稳定输出,不仅与该时刻各个输入变量的取值有关,而且还与电路原来的状态有关。
时序逻辑电路包含组合电路为和存储单元,在时序逻辑电路中,组合电路可以没有,但存储单元却不可或缺。
将边沿JK触发器的输入端J和输入端K相连接,即可构成边沿D触发器。
边沿JK触发器,具有的逻辑功能有( ) A、 置0 B、 置1 C、 翻转 D、 保持
欲使边沿JK触发器随时钟边沿的变化,按Qn+1=1工作,需将JK触发器的输入端设置为() A、 J=0,K=0 B、 J=0,K=1 C、 J=1,K=0 D、 J=1,K=1
如图所示符号,属于( )的逻辑符号图 A、 上升沿触发的边沿D触发器 B、 下升沿触发的边沿D触发器 C、 上升沿触发的边沿JK触发器 D、 下升沿触发的边沿JK触发器
D/A转换器的位数越多,能够分辨的最小输出电压变化量就越小。( )
若构成时序逻辑电路的触发器的时钟信号不是同一外部时钟信号,那么这个电路就是异步时序逻辑电路。
时序逻辑电路的分析是指,给定一个时序逻辑电路的逻辑原理图,通过分析说明它实现的逻辑功能。
分析给定的时序逻辑电路时,( )可以用来表示时序逻辑电路中各个触发器次态与现态间的关系。 A、 状态表 B、 状态图 C、 时序图 D、 特性方程
分析给定的时序逻辑电路时,( )描述时序逻辑电路中各个触发器次态与现态间的关系。 A、 驱动方程 B、 时钟方程 C、 特性方程 D、 状态方程
Mealy型时序逻辑电路的输出与输入和触发器状态两者有关,而Moore型时序逻辑电路仅与触发器的状态有关。
边沿D触发器和边沿JK触发器都可以作为时序逻辑电路的存储单元。
同步时序电路是逻辑电路的存储单元使用同一种类型的触发器。
时序逻辑电路在逻辑功能上具有的特点是:任意时刻电路的稳定输出,不仅与该时刻各个输入变量的取值有关,而且还与电路原来的状态有关。
时序逻辑电路包含组合电路为和存储单元,在时序逻辑电路中,组合电路可以没有,但存储单元却不可或缺。
将边沿JK触发器的输入端J和输入端K相连接,即可构成边沿D触发器。
边沿JK触发器,具有的逻辑功能有( ) A、 置0 B、 置1 C、 翻转 D、 保持
欲使边沿JK触发器随时钟边沿的变化,按Qn+1=1工作,需将JK触发器的输入端设置为() A、 J=0,K=0 B、 J=0,K=1 C、 J=1,K=0 D、 J=1,K=1
如图所示符号,属于( )的逻辑符号图 A、 上升沿触发的边沿D触发器 B、 下升沿触发的边沿D触发器 C、 上升沿触发的边沿JK触发器 D、 下升沿触发的边沿JK触发器