注意:此页面搜索的是所有试题
西安交通大学——数字逻辑电路
时序电路的逻辑功能可用逻辑图、逻辑表达式、状态表、卡诺图、状态图和时序图等方法来描述,它们在本质上是相通的,可以互相转换。
时序逻辑电路的特点是在任何时刻的输出不仅和输入有关,而且还取决于电路原来的状态。
数字系统由控制单元和信息处理单元组成。
同步时序电路和异步时序电路的最主要区别是,前者的所有触发器受同一时钟脉冲控制,后者的各触发器受不同的时钟脉冲控制。
同步时序电路由组合电路和存储器两部分组成。
一个触发器必须有两个稳定状态,可以表示两位二进制码。
用PLA实现逻辑函数时,首先将逻辑函数化简为最简与或式。
用PLD可以实现任何组合逻辑函数,PLD配合触发器可实现任何时序逻辑电路。
用数据选择器可实现时序逻辑电路。
在变量A、B取值相异时,其逻辑函数值为1,相同时为0,称为异或运算。
在带符号数的代码表示中,符号位是用“0”或“1”表示的。
在全部输入是“0”的情况下,函数 运算的结果是逻辑“0”。
在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号
在与门电路后面加上非门,就构成了与非门电路。
证明两个函数是否相等,只要比较它们的真值表是否相同即可。
时序逻辑电路的特点是在任何时刻的输出不仅和输入有关,而且还取决于电路原来的状态。
数字系统由控制单元和信息处理单元组成。
同步时序电路和异步时序电路的最主要区别是,前者的所有触发器受同一时钟脉冲控制,后者的各触发器受不同的时钟脉冲控制。
同步时序电路由组合电路和存储器两部分组成。
一个触发器必须有两个稳定状态,可以表示两位二进制码。
用PLA实现逻辑函数时,首先将逻辑函数化简为最简与或式。
用PLD可以实现任何组合逻辑函数,PLD配合触发器可实现任何时序逻辑电路。
用数据选择器可实现时序逻辑电路。
在变量A、B取值相异时,其逻辑函数值为1,相同时为0,称为异或运算。
在带符号数的代码表示中,符号位是用“0”或“1”表示的。
在全部输入是“0”的情况下,函数 运算的结果是逻辑“0”。
在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号
在与门电路后面加上非门,就构成了与非门电路。
证明两个函数是否相等,只要比较它们的真值表是否相同即可。