注意:此页面搜索的是所有试题
信阳师范学院微机原理与接口技术
CRT代表( )(本题1.0分)
A、 阴极射线管显示器
B、 发光二级管显示器
C、 液晶显示器
D、 等离子显示器
键盘在计算机硬件系统中属于( )(本题1.0分) A、 输入设备 B、 输出设备 C、 必不可少的输入设备 D、 必不可少的输出设备
用下列哪个显示颜色最丰富?( )(本题1.0分) A、 16位 B、 4位 C、 32位 D、 64位
若想利用可编程并行接口芯片8255A的1个端口实现两位输入和两位输出,则应选用( )(本题1.0分) A、 C口 B、 A口 C、 B口 D、 A口或B口均可
关于同步和异步通信,下列叙述正确的是( )(本题1.0分) A、 异步通信快,同步通信慢 B、 同步通信无校验,异步通信有校验 C、 同步通信适合远距离,异步通信适合近距离 D、 同步通信中,同1帧字符间不允许有间隔
下列说法正确的是( )(本题1.0分) A、 计算机能够直接执行硬盘中的程序 B、 内存储器是由RAM组成的 C、 DRAM需要刷新 D、 SRAM需要刷新
芯片16K×8共有地址线( )根。(本题1.0分) A、 14 B、 16 C、 8 D、 10
最先实现存储程序的计算机是( )(本题1.0分) A、 ENIA B、 EDSA C、 EDVA D、 VNIVA
8086/8088在CPU内部的逻辑地址形式为( )(本题1.0分) A、 16位段地址和16位偏移量 B、 16位段地址和20位偏移量 C、 20位段地址和20位偏移量 D、 20位线性地址
当微机系统工作在DMA方式时,该系统的地址信号是由( )提供的。(本题1.0分) A、 微处理器 B、 总线控制器 C、 中断控制器 D、 DMA控制器
当中断处理正在进行时,CPU的状态是( )。(本题1.0分) A、 暂停 B、 总线浮空 C、 执行程序 D、 等待
( )引脚输入用于硬件中断请求(不可屏蔽)。(本题1.0分) A、 NMI B、 INTR C、 CLK D、 RESET
将十六进制数FF.1转换成十进制数是 ( ) 。(本题1.0分) A、 255.625 B、 2501625 C、 255.0625 D、 250.0625
下列说法错误的是( )(本题1.0分) A、 硬盘是计算机的外存储器 B、 内存储器中的信息断电后不会丢失 C、 SRAM是“非破坏性”读存储器 D、 DRAM是“破坏性读”存储器
芯片16K×8组成芯片64K×16的存储器,共需要芯片( )块。(本题1.0分) A、 16 B、 4 C、 8 D、 10
键盘在计算机硬件系统中属于( )(本题1.0分) A、 输入设备 B、 输出设备 C、 必不可少的输入设备 D、 必不可少的输出设备
用下列哪个显示颜色最丰富?( )(本题1.0分) A、 16位 B、 4位 C、 32位 D、 64位
若想利用可编程并行接口芯片8255A的1个端口实现两位输入和两位输出,则应选用( )(本题1.0分) A、 C口 B、 A口 C、 B口 D、 A口或B口均可
关于同步和异步通信,下列叙述正确的是( )(本题1.0分) A、 异步通信快,同步通信慢 B、 同步通信无校验,异步通信有校验 C、 同步通信适合远距离,异步通信适合近距离 D、 同步通信中,同1帧字符间不允许有间隔
下列说法正确的是( )(本题1.0分) A、 计算机能够直接执行硬盘中的程序 B、 内存储器是由RAM组成的 C、 DRAM需要刷新 D、 SRAM需要刷新
芯片16K×8共有地址线( )根。(本题1.0分) A、 14 B、 16 C、 8 D、 10
最先实现存储程序的计算机是( )(本题1.0分) A、 ENIA B、 EDSA C、 EDVA D、 VNIVA
8086/8088在CPU内部的逻辑地址形式为( )(本题1.0分) A、 16位段地址和16位偏移量 B、 16位段地址和20位偏移量 C、 20位段地址和20位偏移量 D、 20位线性地址
当微机系统工作在DMA方式时,该系统的地址信号是由( )提供的。(本题1.0分) A、 微处理器 B、 总线控制器 C、 中断控制器 D、 DMA控制器
当中断处理正在进行时,CPU的状态是( )。(本题1.0分) A、 暂停 B、 总线浮空 C、 执行程序 D、 等待
( )引脚输入用于硬件中断请求(不可屏蔽)。(本题1.0分) A、 NMI B、 INTR C、 CLK D、 RESET
将十六进制数FF.1转换成十进制数是 ( ) 。(本题1.0分) A、 255.625 B、 2501625 C、 255.0625 D、 250.0625
下列说法错误的是( )(本题1.0分) A、 硬盘是计算机的外存储器 B、 内存储器中的信息断电后不会丢失 C、 SRAM是“非破坏性”读存储器 D、 DRAM是“破坏性读”存储器
芯片16K×8组成芯片64K×16的存储器,共需要芯片( )块。(本题1.0分) A、 16 B、 4 C、 8 D、 10